搜索新聞

用VHDL設計實現(xiàn)的有線頂盒信源發(fā)生方案

2、CPLD外部引腳說明
來源:投影時代 更新日期:2008-06-09 作者:佚名
內容導航:  分頁瀏覽 | 全文瀏覽

   2、CPLD外部引腳說明

    該方案中所用的芯片是Xilinx公司的CPLD9500系列芯片,其類型為XC95108-7PC84。這種芯片共有84個外部引腳,其中5個引腳接地,6個引腳接電源,4個引腳用于JTAG,剩下的引腳為I/O引腳。根據(jù)EISA總線的信號特征和信源的要求,該芯片所使用的外部引腳為如圖1所示。

圖1

圖1

 

    圖1中輸入信號:

    DATA_IN15~0輸入的數(shù)據(jù)信號

    ADDRESS15~0輸入的地址信號

    RESET復位信號

    AEN地址允許信號

    CLK輸入時鐘信號

    IOWI/O寫信號

    輸出信號:

    IO_CS16位I/O片選信號

    DATA_OUT7~0輸出的數(shù)據(jù)信號

    DEN輸出數(shù)據(jù)使能信號

    DCLK輸出數(shù)據(jù)時鐘信號

 

 標簽:
廣告聯(lián)系:010-82755684 | 010-82755685 手機版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時代網 版權所有 關于投影時代 | 聯(lián)系我們 | 歡迎來稿 | 網站地圖
返回首頁 網友評論 返回頂部 建議反饋
快速評論
驗證碼: 看不清?點一下
發(fā)表評論